

# Laboratório de Sistemas Embarcados e Distribuídos

# Aritmética Computacional Parte I

| Revisão | Data    | Responsável          | Descrição               |
|---------|---------|----------------------|-------------------------|
| 0.1     | 03/2016 | Prof. Cesar Zeferino | Primeira versão         |
| 0.2     | 04/2017 | Prof. Cesar Zeferino | Atualização do modelo   |
| 0.3     | 03/2023 | Prof. Felski         | Atualização para RISC-V |
|         |         |                      |                         |

**Observação:** Este material foi produzido por pesquisadores do Laboratório de Sistemas Embarcados e Distribuídos (LEDS – Laboratory of Embedded and Distributed Systems) da Universidade do Vale do Itajaí e é destinado para uso em aulas ministradas por seus pesquisadores.

## Objetivo

 Representar números inteiros e realizar operações aritméticas com números inteiros representados na forma binária

#### Conteúdo

- Números inteiros no RISC-V (sem sinal e com sinal)
- Operações aritméticas de adição e subtração

#### Bibliografia

- □ PATTERSON, David A.; HENNESSY, John L. Abstrações e tecnologias computacionais. *In*: \_\_\_\_\_\_. **Organização e projeto de computadores**: a interface hardware/software. 4. ed. Rio de Janeiro: Campus, 2014. cap. 3. Disponível em: <a href="http://www.sciencedirect.com/science/article/pii/B9788535235852000032">http://www.sciencedirect.com/science/article/pii/B9788535235852000032</a>>. Acesso em: 25 abr. 2017.
- Edições anteriores
  - Patterson & Hennessy (1998, p. 121-134)
  - □ Patterson & Hennessy (2005, p. 120-132)

#### Números inteiros sem sinal

- Palavra de dados do RISC-V: 32 bits / 64 bits
- Valores representáveis:

- $\square$  111111111111111111111111111111101<sub>dois</sub> = 4.294.967.293<sub>dez</sub>
- $\blacksquare$  111111111111111111111111111110<sub>dois</sub> = 4.294.967.294<sub>dez</sub>

Exemplo de uso de números sem sinal:

- Endereços de memória são sempre positivos

- Números inteiros com sinal (números representados em complemento de 2)
  - Palavra de dados do RISC-V : 32 bits / 64 bits
  - Valores representáveis:

- $\square$  011111111111111111111111111110<sub>dois</sub> = 2.147.483.646<sub>dez</sub>

- $\square$  1111111111111111111111111111110<sub>dois</sub> = -2<sub>dez</sub>
- □ 1111111111111111111111111111111111<sub>dois</sub> = -1<sub>dez</sub>

#### Representação em complemento de 2

 $\square$  Pode-se afirmar que X +  $\overline{X}$  = -1, pois 00001111<sub>dois</sub> + 11110000<sub>dois</sub>  $11111111_{\text{dois}} = -1_{\text{dez}}$ 

A representação em complemento de 2 vem sendo usada em virtualmente todos os computadores desde 1965.

Logo, para obter o valor negativo de um dado número pode-se fazer:

$$-X = \overline{X} + 1$$

Exemplo: obtendo a representação do número -2<sub>dez</sub>  $2_{dez} = 0000\ 0000\ 0000\ 0000\ 0000\ 0000\ 0000\ 0010_{dois}$ 

$$2_{dez} = 1111 \ 1111 \ 1111 \ 1111 \ 1111 \ 1111 \ 1111 \ 1111 \ 1101_{dois}$$

- Extensão de sinal
  - □ A carga (*load*) de uma inteiro de 32 bits em um registrador de 32 bits é feita da mesma maneira independente do fato do número ser representado com ou sem sinal
  - Porém, o RISC-V oferece a possibilidade de se carregar um inteiro de apenas 8 bits (um byte) com ou sem sinal
    - load byte
      lb
      com sinal
    - □ load byte unsigned lbu sem sinal
  - □ Ao carregar um inteiro de 8 bits com sinal para um registrador de 32 bits o processador precisa preencher os 24 bits mais significativos com o valor do sinal

    - $\square$  11111010<sub>dois</sub> => 111111111111111111111111111111010<sub>dois</sub>

- Overflow em números sem sinal
  - □ Ocorre quando soma-se dois números sem sinal e o resultado extrapola a capacidade de representação, ou seja,
    - o transporte de saída (carry out) do bit mais significativo é igual a 1.
  - Exemplo

#### Overflow em números sem sinal

- Uma forma de entender o overflow consiste em usar um diagrama como o indicado abaixo. Ele apresenta todos os valores possíveis de se representar usando um número inteiro de 4 bits sem sinal (>0)
- Dado um número qualquer, somar um número N a esse número consiste em realizar N deslocamentos no sentido horário
- Já a subtração corresponde a um deslocamento no sentido anti-horário
- Qualquer operação que produza um deslocamento do 0 para o 15 (ou vice-versa) produz um overflow



#### Overflow em números sem sinal

Exemplos



$$1 + 3 = 4$$
 sem overflow



$$1 - 3 = 14$$
 com overflow

- Overflow em números com sinal (representados em complemento de 2)
  - Ocorre quando em uma operação de soma ou subtração o transporte de saída (carry out) do bit mais significativo é diferente do transporte de entrada do mesmo bit (ou seja o transporte de saída do bit anterior)
  - Exemplo



 Bits de transporte

A soma de dois números positivos resultou em um valor negativo

- Overflow em números com sinal (representados em complemento de 2)
  - No caso de números com sinal de 4 bits com sinal, o overflow ocorre quando uma operação produz um deslocamento do 7 para o –8 (e vice-versa), conforme ilustrado no diagrama



- Overflow em números com sinal (representados em complemento de 2)
  - Exemplos



$$-7 + 3 = -4$$
 sem overflow



$$-7 - 3 = 6$$
 com overflow

- Instruções para comparação de inteiros com sinal (signed int)
  - □ set on less than slt slt rd, rs, rt
  - □ set on less than immediate slti slti rt, rs, imediato

- Instruções para comparação de inteiros sem sinal (un signed int)
  - □ set on less than unsigned sltu sltu rd, rs, rt
  - □ set on less than immediate unsigned sltiu sltiu rt, rs, imediato

- Exemplo de uso das instruções de comparação com e sem sinal
  - Supondo que

- Quais serão os valores armazenados em \$t0 e em \$t1 após a execução das duas instruções seguintes?

```
□ slt $t0, $s0, $s1 #comparação com sinal
```

- □ sltu \$t1, \$s0, \$s1 #comparação sem sinal
- Solução

$$\square$$
 \$t0 = 1<sub>dez</sub> pois  $-1_{dez} < 0_{dez}$ 

$$\Box$$
 \$t1 =  $0_{dez}$  pois 4.294.967.295<sub>dez</sub> >  $0_{dez}$ 

- Regra prática para extensão de sinal
  - Replicar o bit mais significativo do número original tantas vezes quantos forem os bits a serem preenchidos para se chegar ao tamanho de número desejado
  - Exemplos
    - 8 bits para 32 bits

      - $-2_{\text{dez}} = \underline{1}111 \ 1110_{\text{dois}} = > \underline{1111} \ \underline{1111}$

## 3 Adição e subtração

 Condições para ocorrência de overflow nas operações de soma e subtração

| Operação | Operando A | Operando B | Resultado |
|----------|------------|------------|-----------|
| A + B    | ≥ 0        | ≥ 0        | < 0       |
| A + B    | < 0        | < 0        | ≥ 0       |
| A – B    | ≥ 0        | < 0        | < 0       |
| A – B    | < 0        | ≥ 0        | ≥ 0       |

- Algumas instruções sinalizam a ocorrência de overflow:
   add, addi e sub
- Já as instruções que ignoram o sinal (unsigned sem sinal), não indicam a ocorrência de overflow addu, addiu e subu

#### ■ Exceção de overflow

□ Diferente de arquiteturas como o MIPS/ARM, o RISC-V não tem bits de carry para detecção de overflow e underflow, isso ocorre porque essas flags complicariam implementações superescalares.

# 3 Adição e subtração

### Exemplo de código que gera overflow

Código assembly

```
.text
```

```
addi $s0, $zero, 0x7FFFFFFF # Maior inteiro sem sinal
addi $s0, $s0, 1 # Soma um e gera overflow
```

Código executado (com endereços)

```
0x00400000 : lui $at, 0x00007FFF
```

0x00400004 : **ori** \$at, \$at, 0x00000FFFF

0x00400008 : **add** \$s0, \$zero, \$at

0x0040000C : add \$s0, \$s0, 0x0000001

As três primeiras instruções constroem uma constante de 32 bits (0x7FFFFFF) e a carregam no registrador \$s0 (\$16)

A última instrução faz o incremento e gera o overflow

Registradores do CP0 após overflow

```
\square Status = 0x00000F13
```

 $\square$  Cause =  $0 \times 00000030$  (bits[6..2] = 01100) = OVF

■ EPC = 0x0400000C (endereço da instrução que gerou o overflow)

# 3 Adição e subtração

- Exemplo de código que não gera overflow
  - Código assembly

```
.text
addiu $s0, $zero, 0x7FFFFFFF # Maior inteiro sem sinal
addiu $s0, $s0, 1 # Soma um, mas não gera
```

☐ As instruções unsigned (addiu) não sinalizam a ocorrência de overflow

overflow